Modélisation stochastique des générateurs de suites binaires aléatoires: du transistor au bit aléatoire

Résumé : Les générateurs de suites binaires réellement aléatoires sont des dispositifs très largement utilisés par les systèmes cryptographiques embarqués dans des circuits intégrés. La modélisation mathématique de ces générateurs est importante, en effet il s'agit de la seule façon d'estimer leur qualité en termes d'entropie par bit. Dans cet article, nous justifions l'importance d'une modélisation des générateurs au plus proche de la source d'entropie : le bruit intrinsèque des transistors, et proposons une chaine de modélisation permettant d'estimer l'entropie par bit dû au bruit thermique.
Type de document :
Communication dans un congrès
colloque du GDR SOC-SIP, Jun 2013, lyon, France
Liste complète des métadonnées

https://hal-ujm.archives-ouvertes.fr/ujm-00840440
Contributeur : Nathalie Bochard <>
Soumis le : mardi 2 juillet 2013 - 14:53:45
Dernière modification le : jeudi 11 janvier 2018 - 06:20:35

Identifiants

  • HAL Id : ujm-00840440, version 1

Collections

Citation

Patrick Haddad, Florent Bernard, Viktor Fischer. Modélisation stochastique des générateurs de suites binaires aléatoires: du transistor au bit aléatoire. colloque du GDR SOC-SIP, Jun 2013, lyon, France. 〈ujm-00840440〉

Partager

Métriques

Consultations de la notice

99