Modélisation stochastique des générateurs de suites binaires aléatoires: du transistor au bit aléatoire - Université Jean-Monnet-Saint-Étienne Accéder directement au contenu
Communication Dans Un Congrès Année : 2013

Modélisation stochastique des générateurs de suites binaires aléatoires: du transistor au bit aléatoire

Patrick Haddad
  • Fonction : Auteur
  • PersonId : 926970
Florent Bernard
  • Fonction : Auteur
  • PersonId : 857064
Viktor Fischer

Résumé

Les générateurs de suites binaires réellement aléatoires sont des dispositifs très largement utilisés par les systèmes cryptographiques embarqués dans des circuits intégrés. La modélisation mathématique de ces générateurs est importante, en effet il s'agit de la seule façon d'estimer leur qualité en termes d'entropie par bit. Dans cet article, nous justifions l'importance d'une modélisation des générateurs au plus proche de la source d'entropie : le bruit intrinsèque des transistors, et proposons une chaine de modélisation permettant d'estimer l'entropie par bit dû au bruit thermique.
Fichier non déposé

Dates et versions

ujm-00840440 , version 1 (02-07-2013)

Identifiants

  • HAL Id : ujm-00840440 , version 1

Citer

Patrick Haddad, Florent Bernard, Viktor Fischer. Modélisation stochastique des générateurs de suites binaires aléatoires: du transistor au bit aléatoire. colloque du GDR SOC-SIP, Jun 2013, lyon, France. ⟨ujm-00840440⟩
65 Consultations
0 Téléchargements

Partager

Gmail Facebook X LinkedIn More